From 36be239f6a136fc4c8bc46932981b3e289d3862e Mon Sep 17 00:00:00 2001 From: Andre Meyering Date: Mon, 4 Dec 2017 08:40:44 +0100 Subject: [PATCH] [Speicher] Fix --- Kapitel/03_Speicher.tex | 2 +- 1 file changed, 1 insertion(+), 1 deletion(-) diff --git a/Kapitel/03_Speicher.tex b/Kapitel/03_Speicher.tex index 0dca254..a96604d 100644 --- a/Kapitel/03_Speicher.tex +++ b/Kapitel/03_Speicher.tex @@ -431,7 +431,7 @@ Wenn eine \acs{HSS} in den Cache eingelagert werden soll, muss eine andere aus d \label{fig:5_Bit_Tag} \end{figure} -\autoref{fig:adressrechnen} zeigt Cache A (links) und Cache B (rechts), mit denen im folgenden gerechnet wird. Die angefragten \aclp{HSA} müssen auf 12-Bit erweitert werden, denn hier ist eine \acl{CL} 12-Bit groß, wie in \autoref{fig:5_Bit_Tag} zu sehen ist. +\autoref{fig:adressrechnen} zeigt Cache A (links) und Cache B (rechts), mit denen im folgenden gerechnet wird. Die angefragten \aclp{HSA} müssen auf 12-Bit erweitert werden, denn hier ist eine \acl{HSA} 12-Bit groß, wie in \autoref{fig:5_Bit_Tag} zu sehen ist. \begin{figure}[!h] \centering